<big id="z9zvl"><thead id="z9zvl"></thead></big><rp id="z9zvl"></rp>
    <big id="z9zvl"><video id="z9zvl"></video></big>

          <progress id="z9zvl"></progress>
          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> 鎖相環

          鎖相環 文章

          基于tanh函數的永磁同步電機無位置傳感器控制研究

          •   鳳志民,杭孟荀(奇瑞新能源汽車股份有限公司,安徽 蕪湖 241002)  摘 要:為削弱傳統滑膜觀測器(Sliding Mode Observer, SMO)中由于控制函數的不連續性而引起的系統抖振,設計一種基于雙曲正切函數tanh的改進型SMO,采用截止頻率可變的策略對轉子位置角進行相位補償并且結合鎖相環估計轉子位置,在同步旋轉d - p 軸坐標系下建立和分析了改進型SMO,利用MATLAB/Simulink工具搭建改進SMO的仿真模型。仿真實驗結果表明:改進型SMO能有效削弱系統抖振,提高了轉子估
          • 關鍵字: 202007  永磁同步電機  滑模觀測器  tanh函數  鎖相環  

          借助于網絡搜索的26~41 GHz的鎖相環設計

          • 本文基于TSMC 65 nm工藝設計出了一個高頻寬帶PLL,其中VCO模塊采用雙VCO架構、鑒頻鑒相模塊采用三態鑒頻鑒相器與電荷泵架構、環路濾波器采用二階低通無源濾波器、分頻器模塊采用整數N型架構。整個鎖相環輸出信號分辨率為100 MHz,工作范圍覆蓋26 GHz -41 GHz,且在28 GHz相位噪聲為 -124.2 dBc/Hz@10 MHz。
          • 關鍵字: 鎖相環  寬帶  高頻  201902  

          鎖相環中的相位檢測和控制原理分析

          •   顧名思義,鎖相環(PLL)使用鑒相器比較反饋信號與參考信號, 將兩個信號的相位鎖定在一起。雖然這種特性有許多用武之地,但是 PLL 如今最常用于頻率合成,通常充當上變頻器/下變 頻器中的本振(LO),或者充當高速 ADC 或 DAC 的時鐘?! 』蛟S,我們很少注意這些電路中的相位行為。但隨著對效率、帶寬和性能的需求日益增長,RF 工程師必須推出新技術來提高頻譜和功率效率。信號相位的重復性、可預測性和可調性在現代通信和儀器儀表應用中均起到日益重要的作用?! ∫磺卸际窍鄬Φ摹 £P于相位測量,如果不
          • 關鍵字: 鎖相環  相位檢測  

          一種低成本小型化高性能寬帶本振合成裝置

          • 隨著移動通信的高速發展,矢量信號發生器和分析儀的需求越來越大,高性能寬帶本振的高造價成為制約兩種儀器成本的主要因素之一。利用壓控振蕩器(VCO)實現高性能寬帶本振設計,可以在降低模塊尺寸、降低模塊成本的前提下,實現高相噪、小型化的高性能本振。
          • 關鍵字: 頻率合成器  鎖相環  寬帶  小型化  201807  

          PLL和DLL:都是鎖相環,區別在哪里?

          • PLL和DLL:都是鎖相環,區別在哪里?-一般在altera公司的產品上出現PLL的多,而xilinux公司的產品則更多的是DLL,開始本人也以為是兩個公司的不同說法而已,后來在論壇上見到有人在問兩者的不同,細看下,原來真是兩個不一樣的家伙。
          • 關鍵字: 鎖相環  DLL  PLL  

          PLL鎖相環的特性、應用與其基本工作過程

          • PLL鎖相環的特性、應用與其基本工作過程-PLL(Phase Locked Loop),也稱為鎖相環路(PLL)或鎖相環,它能使受控振蕩器的頻率和相位均與輸入參考信號保持同步,稱為相位鎖定,簡稱鎖相。
          • 關鍵字: pll  鎖相環  

          PLL鎖相環的基本結構及工作原理

          • PLL鎖相環的基本結構及工作原理-PLL(Phase Locked Loop): 為鎖相回路或鎖相環,用來統一整合時脈訊號,使高頻器件正常工作,如內存的存取資料等。PLL用于振蕩器中的反饋技術。 許多電子設備要正常工作,通常需要外部的輸入信號與內部的振蕩信號同步。
          • 關鍵字: pll  鎖相環  

          FPGA系統設計原則和技巧之:FPGA系統設計的3種常用IP模塊

          • FPGA的開發工具軟件,如Quartus II、ISE等,一般都會提供一些經過驗證的IP模塊。這些IP模塊是芯片廠家提供的,所以只能用于該廠家的FPGA芯片設計中。這些IP主要包括以下幾類。
          • 關鍵字: FPGA系統設計  存儲器  IP模塊  鎖相環  高速串行收發器  

          針對FPGA優化的高分辨率時間數字轉換陣列電路

          • 介紹一種針對FPGA優化的時間數字轉換陣列電路。利用FPGA片上鎖相環對全局時鐘進行倍頻與移相,通過時鐘狀態譯碼的方法解決了FPGA中延遲的不確定性問題,完成時間數字轉換的功能。
          • 關鍵字: 時間數字轉換  鎖相環  FPGA  

          時鐘的抖動測量與分析

          • 時鐘是廣泛用于計算機、通訊、消費電子產品的元器件,包括晶體振蕩器和鎖相環,主要用于系統收發數據的同步和鎖存。如果時鐘信號到達接收端時抖動較大,可能出現:并行總線中數據信號的建立和保持時間余量不夠、串行
          • 關鍵字: 晶體振蕩器  鎖相環  時鐘  

          軟件數字收音機系統,包括原理圖、電路圖及源代碼

          • 本作品FPGA和430為核心部件,通過控制本振頻率,從而選定不同的電臺信號,經過混頻產生10.7M頻率信號,再經過FPGA解調,功放放大還原成聲音。在設計中,我們盡量采用低功耗器件,力求硬件電路的經濟性和精簡性,充分發揮軟件控制靈活方便的特點,來滿足設計要求。
          • 關鍵字: SDR  430單片機  FPGA  VCO  鎖相環  

          基于DSP的軟件鎖相環的實現

          •   0 引言  準確獲取電網基波及諧波電壓的相位角,在變頻器、有源濾波器等電力電子裝置中具有重要的意義,通常需要采用鎖相環得以實現。傳統鎖相環電路一般由鑒相器、環路濾波器、壓控振蕩器及分頻器組成,其工作原理是通過鑒相器將電網電壓和控制系統內部同步信號的相位差轉變成電壓信號,經環路濾波器濾波后控制壓控振蕩器,從而改變系統內部同步信號的頻率和相位,使之與電網電壓一致。傳統鎖相環存在硬件電路復雜、易受環境干擾及鎖相精度不高等問題,隨著大規模集成電路及數字信號處理器的發展,通過采用高速DSP 
          • 關鍵字: DSP  鎖相環  

          【E問E答】模擬鎖相環電路鎖定檢測問題解答

          •   模擬鎖相環電路鎖定檢測問題解答  1.PLL鎖定有那些檢測方法,它們特點是什么?  一種是最為簡單的數字檢測,它利用輸入參考的分頻信號與VCO反饋的分頻信號,在PFD里鑒相的結果,通過連續結果時鐘周期檢測到鑒相的脈寬小于某值,作為鎖定的有效判決規則。這種檢測方式,判決方式簡單,判斷的結果只有鎖定和非鎖定兩種情況?! ×硪环N方式是模擬鎖定檢測,也稱為N溝道漏級開路檢測,它的實現原則是通過對于PFD輸出的超前和滯后脈沖做XOR操作,直接將得出的結果輸出。由于XOR的結果有是一串高低的脈沖,所以需要外部電路
          • 關鍵字: 鎖相環  PLL  

          鎖相環電路圖

          鎖相環正弦波振蕩器電路

          共104條 1/7 1 2 3 4 5 6 7 »

          鎖相環介紹

          能使受控振蕩器的頻率和相位均與輸入信號保持確定關系的閉環電子電路。鎖相環的基本結構如圖1,其中鑒相器用來鑒別輸入信號ui與輸出信號u0之間的相位差,并輸出誤差電壓ud。ud中的噪聲和干擾成分被低通性質的環路濾波器濾除,形成壓控振蕩器(VCO)的控制電壓uC。uC作用于壓控振蕩器的結果是把它的輸出振蕩頻率f0拉向環路輸入信號頻率fi,當二者相等時,環路被鎖定,稱為入鎖。維持鎖定的直流控制電壓由鑒相器 [ 查看詳細 ]

          熱門主題

          關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473