<big id="z9zvl"><thead id="z9zvl"></thead></big><rp id="z9zvl"></rp>
    <big id="z9zvl"><video id="z9zvl"></video></big>

          <progress id="z9zvl"></progress>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 關于PCB設計生產過程中如何抗ESD的問題,終于有答案了!

          關于PCB設計生產過程中如何抗ESD的問題,終于有答案了!

          作者:時間:2018-09-13來源:網絡收藏

          (Electro-Static discharge),即靜電釋放。靜電是自然現象,其特點是長時間積聚、高電壓、低電量、小電流和作用時間短等。人體接觸、物體摩擦、電器間的感應等,都會產生靜電,電子產品基本上都處于的環境之中。一般不會直接損壞電子產品,但卻會對其造成干擾,會導致設備鎖死、信號干擾、數據丟失等。故此,電子產品必須做好抗ESD,PCB作為電子產品的基本器件,也不可忽視。

          本文引用地址:http://www.ctn26.com/article/201809/389075.htm

          那么,PCB在設計、生產過程中,應該如何抗ESD呢?給大家簡單介紹:

          首先在電路設計上,應當減少環路面積。因為環路具有變化的磁通量,電流的幅度與環的面積成正比,環路越大,則磁通量越大,則就能感應出越強的電流。故環路面積越小,能夠感應到的靜電電流越小。

          其次,盡量使用多層PCB,因為多面PCB的地平面、電源平面、信號線、地線的間距可以減小工模阻抗和感性耦合,從而減少ESD。

          第三,盡量使用較短的信號線,因為長的信號線可以接收ESD脈沖能量。盡量把每個信號層緊靠著相應的電源層或地線層。如果元器件比較密集,可以使用內層線。

          第四,如果PCB周圍畫出不加組焊層的走線,可以將走線連接至外殼,但不能構成一個封閉的環,以免形成環形天線而引入更大的麻煩。

          第五,可以采用有鉗位二極管的CMOS器件或者TTL器件保護電路,有了鉗位二極管的保護,在實際電路設計中減小了設計的復雜度。



          關鍵詞: PCB設計 ESD

          評論


          相關推薦

          技術專區

          關閉